## Computer Organization & Design实验与课程设计

Lab04-0 集成CPU核 -IP核设计CPU/IP2CPU

Ma De (马德)
made@zju.edu.cn
2020

College of Computer Science, Zhejiang University

## **Course Outline**

- 一、实验目的
- 二、实验环境
- 三、实验目标及任务

# 实验目的

- 1. 复习寄存器传输控制技术
- 2. 掌握CPU的核心组成:数据通路与控制器
- 3. 设计数据通路的功能部件
- 4. 进一步了解计算机系统的基本结构
- 5. 熟练掌握IP核的使用方法

# 实验环境

- □实验设备
  - 1. 计算机(Intel Core i5以上,4GB内存以上)系统
  - 2. Sword2.0/Sword4.0开发板
  - 3. Xilinx VIVADO2017.4及以上开发工具
- □材料

无

# 实验目标及任务

- ■目标:熟悉SOC系统的原理,掌握IP核集成设计 CPU的方法
- 任务: 利用数据通路和控制器两个IP核集成设计CPU(采用原理图或RTL代码方式)

■任务:利用数据通路和控制器两个IP核集成设计CPU

## **Computer Organization**

#### **□** Decomposability of computer systems



#### Digital circuits vs CPU organization

#### □ Digital circuit

General circuits that controls logical event with logical gates Hardware



#### **□** Computer organization

Special circuits that processes logical action with instructions
 Software

# CPU部件之1-数据通路: Data\_path

## ■ Data\_path

- CPU主要部件之一
- 寄存器传输控制对象: 通用数据通路

## □基本功能

- ■具有通用计算功能的算术逻辑部件
- ■具有通用目的寄存器
- ■具有通用计数所需的尽可能的路径

## □本实验用IP 软核- Data\_path

- 核调用模块Data\_path.veo
- 核接口信号模块(空文档): Data\_path.v



# 数据通路空模块- Data\_path.v

```
//时钟
            Data path(input clk,
module
                                                //复位
                        input rst,
                        input[31:0]inst field, //指令数据域[31:7]
                        input ALUSrc B,
                        input [1:0]MemtoReg,
                        input [1:0] ImmSel,
                        input Jump,
                        input Branch,
                        input RegWrite,
                        input[31:0]Data in,
                        input[2:0]ALU Control,
                        output[31:0]ALU out,
                        output[31:0]Data out,
                        output[31:0]PC out
                        );
```

endmodule

# CPU部件之2-控制器: SCPU ctrl

- □ SCPU\_ctrl
  - CPU主要部件之一
  - 寄存器传输控制技术中的运算和通路控制器:
- □基本功能
  - ■指令译码
  - ■产生操作控制信号: ALU运算控制
  - ■产生指令所需的路径选择
- □本实验用IP 软核- SCPU\_ctrl
  - 核调用模块SCPU ctrl.veo
  - 核接口信号模块(空文档): SCPU\_ctrl.v



# 控制器接口文档-SCPU\_ctrl.v

```
module
           SCPU ctrl(input[4:0]OPcode, //Opcode—inst[6:2]
                    input[2:0]Fun3, //Function-inst[14:12]
                    input Fun7, //Function-inst[30]
                    input MIO ready, //CPU Wait
                    output reg [1:0] ImmSel//立即数选择
                    output reg ALUSrc B,
                    output reg[1:0]MemtoReg,
                    output reg Jump,
                    output reg Branch,
                    output reg RegWrite,
                    output reg MemRW,
                    output reg [2:0]ALU Control,
                    output reg CPU MIO
```

endmodule

# 方法一 逻辑原理图集成设计CPU

## 设计工程: OExp04-IP2CPU

#### ◎ 分解CPU为二个IP核

- € 用二个IP核构建CPU
- € 顶层工程名称延用OExp04-IP2CPU
  - ⊙BD模块名: IP2CPU.bd





## 添加二个核的封装文件到当前工程IP库目录:



## BD工程中增加SCPU\_ctrl.xci、Data\_path.xci

```
▼■ IP2CPU_DataPath_wrapper_0_0 (IP2CPU_DataPath_wrapper_0_0.xci)
```

□ IP2CPU\_SCPU\_ctrl\_0\_0 (IP2CPU\_SCPU\_ctrl\_0\_0.xci)

# 用逻辑原理图输入CPU设计



## CPU集成设计后的层次关系

Exp04完成CPU设计后的模块调用关系



## CPU核的生成







# 方法二 RTL集成设计实现CPU

## 设计工程: OExp04-IP2CPU

- ◎工程的创建和IP核添加与原理图方式相同
- ◎ 创建顶层文件SCPU.v



## 用RTL代码描述CPU设计 SCPU.V

□利用verilog描述,在SCPU. v顶层进行模块调用和连接

```
input wire c1k,
input wire rst,
input wire MIO_ready,
input wire[31:0] inst_in,
input wire[31:0] Data_in,

output wire CPU_MIO,
output wire MemRW,
output wire[31:0] PC_out,
output wire[31:0] Data_out,
output wire[31:0] Addr_out
);
```

```
wire [1:0] ImmSel:
                           ALUSrc B:
                 wire
                 wire [1:0] MemtoReg;
                 wire
                           Tump:
                 wire
                           Branch;
                           RegWri Wire变量用于模块连接,
                 wire [2:0] ALU_Con与原理图的导线类似
SCPU ctrl U1(
             . OPcode
                         (inst_in[6:2] ),
                         (inst in[14:12]),
             . Fun3
                         (inst in[30]
             . Fun7
                         (MIO ready
             .MIO_ready
                         (ImmSe1
             .ImmSe1
             .ALUSrc_B
                         (ALUSrc B
             .MemtoReg
                         (MemtoReg
             . Jump
                         (Jump
                                IP模块例化,与原理图的
             . Branch
                         (RegWrit BD模块类似
             .RegWrite
                         (MemRW
             . MemRW
             . ALU_Control (ALU_Control
                         (CPU MIO
             .CPU_MIO
```

# CPU集成设计后的层次关系



```
Project Summary
                  SCPU.v
C:/Users/ASUS/Desktop/OExp_RISCV/OExp04/basic/IP/CPU/SCPU (
                 | 🔏 | 🛅 | 🛅 | // | 🎟 | ♀ |
37
         wire
                     ALUSrc B;
38
         wire [1:0] MemtoReg;
39
         wire
                     Jump;
         wire
                Branch;
40
         wire RegWrite:
41
         wire [2:0] ALU Control;
42
43
         SCPU_ctrl U1(
44
45
                         .OPcode
                                      (inst in[6
```

## Question: lab02—SOC环境中RAM的生成

## □RAM的生成

- 若直接使用提供的IP库里的RAM B则读写正常
- 若采用lab01的方法生成的RAM则可能出现错误
- 如图所示,默认的输出端口会勾选输出寄存器,导致数据会往后延迟一个时钟周期,所以应该不勾选



Figure D-2: Block Memory Generated with Register Port [A|B] Output of Memory Primitives and Register Port [A|B] Output of Memory Core Enabled



## Question: lab02—SOC环境中RAM的生成

- 波形图1为勾选输出寄存器,读出数据延迟一拍
- 波形图2为不勾选输出寄存器,正常读出数据

douta[31:0]

f0000000

memory\_initialization\_radix=16;
memory\_initialization\_vector=
f0000000, 000002AB, 80000000, 0000003F, 00000001, FFF70000, 0000FFFF, 80000000, 00000000, 111111111,
22222222, 33333333, 44444444, 55555555, 66666666, 77777777, 88888888, 99999999, aaaaaaaa, bbbbbbbb,
cccccccc, dddddddd, eeeeeeee, ffffffff, 557EF7E0, D7BDFBD9, D7DBFDB9, DFCFFCFB, DFCFBFFF, F7F3DFFF,
FFFFDF3D, FFFF9DB9, FFFFBCFB, DFCFFCFB, DFCFBFFF, D7DB9FFF, D7DBFDB9, D7BDFBD9, FFFF07E0, 007E0FFF,
03bdf020, 03def820, 08002300;



